上海安路信息科技有限公司成立于2011年,公司根植中國,專注于為客戶提供高集成度、
高性價比的可編程芯片和相關(guān)軟件設(shè)計工具以及創(chuàng)新系統(tǒng)解決方案。公司的核心團隊由海
外歸國人員、國內(nèi)科技公司資深人員以及高校畢業(yè)生組成。大部分成員都在世界
的FPGA 公司和EDA 公司中從事過10 年以上高級技術(shù)研發(fā)和管理工作,參與開發(fā)了多款世
界的FPGA 芯片和的EDA 開發(fā)系統(tǒng)。安路科技已量產(chǎn)AL系列自主知識產(chǎn)權(quán)可編程邏
輯器件產(chǎn)品,相比國外同類FPGA芯片,提供更多邏輯資源、更高性能,性價比高。公司開
發(fā)的TD 軟件系統(tǒng),和AL系列芯片完美地結(jié)合在一起,提供了用戶從前端綜合到位流生成的
完全設(shè)計自動化平臺。安路科技根植中國,面向世界,積極參與國際競爭,努力成為中國
可編程系統(tǒng)產(chǎn)業(yè)的主導(dǎo)企業(yè)和世界可編程系統(tǒng)解決方案的主要供應(yīng)商。
安路科技誠邀有抱負(fù)、有激情的優(yōu)秀畢業(yè)生加盟,簡歷請寄chen.dong@anlogic.com。
軟件開發(fā)工程師 5名
職位描述:
1. 參與開發(fā)電子設(shè)計自動化軟件;
2. 根據(jù)軟件功能模塊需求設(shè)計算法,編程實現(xiàn),測試驗證;
3. 參與分析產(chǎn)品應(yīng)用中發(fā)現(xiàn)的問題,提出并實現(xiàn)解決方案;
4. 和產(chǎn)品工程師、客戶工程師緊密協(xié)調(diào),滿足客戶需求。
職責(zé)要求:
1. 電子工程、計算機本科或以上學(xué)歷;
2. 熟練掌握Visual Studio 和 Linux環(huán)境下C 編程;
3. 具有一定的電路設(shè)計理論基礎(chǔ);
4. 具有ASIC/FPGA電子設(shè)計自動化軟件使用經(jīng)驗者優(yōu)先;
5. 有很強的責(zé)任心和敬業(yè)精神,主動學(xué)習(xí)新知識。
軟件測試工程師 2名
職位描述:
1. 參與軟件產(chǎn)品發(fā)布各周期的編譯、測試、打包、文檔等工作;
2. 根據(jù)軟件功能需求,設(shè)計測試計劃,編寫測試用例;
3. 維護測試環(huán)境,執(zhí)行測試,分析定位bug,跟蹤測試缺陷,提交測試報告;
4. 分析客戶反映的問題和需求,與研發(fā)人員溝通解決方案。
職責(zé)要求:
1. 電子工程、計算機本科或以上學(xué)歷;
2. 具有Tcl、Perl等腳本編程經(jīng)驗;
3. 具有ASIC/FPGA電子設(shè)計自動化軟件使用經(jīng)驗者優(yōu)先;
4. 熟練掌握使用MS Word、Excel、PowerPoint、Visio等工具軟件;
5. 有很強的責(zé)任心和敬業(yè)精神,主動學(xué)習(xí)新知識。
軟件產(chǎn)品工程師 2名
職位描述:
1. 負(fù)責(zé)軟件產(chǎn)品發(fā)布各周期的編譯、測試、打包、文檔等工作;
2. 負(fù)責(zé)客戶需求整理,客戶問題分析,和研發(fā)人員一起提出解決方案;
3. 跟進產(chǎn)品開發(fā)進度,并根據(jù)實際需要進行變更;
4. 參與行業(yè)發(fā)展趨勢跟蹤及競爭對手分析工作。
職責(zé)要求:
1. 電子工程、計算機本科或以上學(xué)歷;
2. 具有Visual Studio 和 Linux環(huán)境下C 編程經(jīng)驗;
3. 具有ASIC/FPGA電子設(shè)計自動化軟件使用經(jīng)驗者優(yōu)先;
4. 熟練掌握使用MS Word、Excel、PowerPoint、Visio等工具軟件;
5. 有很強的責(zé)任心和敬業(yè)精神,主動學(xué)習(xí)新知識。
硬件工程師 5名
Responsibilities:
1. Develop the specification & implement the circuit for the digital blocks
2. Hard IP coding and verification
3. Support the full chip verification
4. Support test & product team on chip debugging
5. Assist systems team for board design & debug
Qualification:
1. BS/MS in EE
2. Knowledge of structure custom design flow and ASIC style design flow.
3. Knowledge of deep-submicron CMOS design.
4. Good at script coding with PERL or Python 5. Good English communication ski
ll is required.
高性價比的可編程芯片和相關(guān)軟件設(shè)計工具以及創(chuàng)新系統(tǒng)解決方案。公司的核心團隊由海
外歸國人員、國內(nèi)科技公司資深人員以及高校畢業(yè)生組成。大部分成員都在世界
的FPGA 公司和EDA 公司中從事過10 年以上高級技術(shù)研發(fā)和管理工作,參與開發(fā)了多款世
界的FPGA 芯片和的EDA 開發(fā)系統(tǒng)。安路科技已量產(chǎn)AL系列自主知識產(chǎn)權(quán)可編程邏
輯器件產(chǎn)品,相比國外同類FPGA芯片,提供更多邏輯資源、更高性能,性價比高。公司開
發(fā)的TD 軟件系統(tǒng),和AL系列芯片完美地結(jié)合在一起,提供了用戶從前端綜合到位流生成的
完全設(shè)計自動化平臺。安路科技根植中國,面向世界,積極參與國際競爭,努力成為中國
可編程系統(tǒng)產(chǎn)業(yè)的主導(dǎo)企業(yè)和世界可編程系統(tǒng)解決方案的主要供應(yīng)商。
安路科技誠邀有抱負(fù)、有激情的優(yōu)秀畢業(yè)生加盟,簡歷請寄chen.dong@anlogic.com。
軟件開發(fā)工程師 5名
職位描述:
1. 參與開發(fā)電子設(shè)計自動化軟件;
2. 根據(jù)軟件功能模塊需求設(shè)計算法,編程實現(xiàn),測試驗證;
3. 參與分析產(chǎn)品應(yīng)用中發(fā)現(xiàn)的問題,提出并實現(xiàn)解決方案;
4. 和產(chǎn)品工程師、客戶工程師緊密協(xié)調(diào),滿足客戶需求。
職責(zé)要求:
1. 電子工程、計算機本科或以上學(xué)歷;
2. 熟練掌握Visual Studio 和 Linux環(huán)境下C 編程;
3. 具有一定的電路設(shè)計理論基礎(chǔ);
4. 具有ASIC/FPGA電子設(shè)計自動化軟件使用經(jīng)驗者優(yōu)先;
5. 有很強的責(zé)任心和敬業(yè)精神,主動學(xué)習(xí)新知識。
軟件測試工程師 2名
職位描述:
1. 參與軟件產(chǎn)品發(fā)布各周期的編譯、測試、打包、文檔等工作;
2. 根據(jù)軟件功能需求,設(shè)計測試計劃,編寫測試用例;
3. 維護測試環(huán)境,執(zhí)行測試,分析定位bug,跟蹤測試缺陷,提交測試報告;
4. 分析客戶反映的問題和需求,與研發(fā)人員溝通解決方案。
職責(zé)要求:
1. 電子工程、計算機本科或以上學(xué)歷;
2. 具有Tcl、Perl等腳本編程經(jīng)驗;
3. 具有ASIC/FPGA電子設(shè)計自動化軟件使用經(jīng)驗者優(yōu)先;
4. 熟練掌握使用MS Word、Excel、PowerPoint、Visio等工具軟件;
5. 有很強的責(zé)任心和敬業(yè)精神,主動學(xué)習(xí)新知識。
軟件產(chǎn)品工程師 2名
職位描述:
1. 負(fù)責(zé)軟件產(chǎn)品發(fā)布各周期的編譯、測試、打包、文檔等工作;
2. 負(fù)責(zé)客戶需求整理,客戶問題分析,和研發(fā)人員一起提出解決方案;
3. 跟進產(chǎn)品開發(fā)進度,并根據(jù)實際需要進行變更;
4. 參與行業(yè)發(fā)展趨勢跟蹤及競爭對手分析工作。
職責(zé)要求:
1. 電子工程、計算機本科或以上學(xué)歷;
2. 具有Visual Studio 和 Linux環(huán)境下C 編程經(jīng)驗;
3. 具有ASIC/FPGA電子設(shè)計自動化軟件使用經(jīng)驗者優(yōu)先;
4. 熟練掌握使用MS Word、Excel、PowerPoint、Visio等工具軟件;
5. 有很強的責(zé)任心和敬業(yè)精神,主動學(xué)習(xí)新知識。
硬件工程師 5名
Responsibilities:
1. Develop the specification & implement the circuit for the digital blocks
2. Hard IP coding and verification
3. Support the full chip verification
4. Support test & product team on chip debugging
5. Assist systems team for board design & debug
Qualification:
1. BS/MS in EE
2. Knowledge of structure custom design flow and ASIC style design flow.
3. Knowledge of deep-submicron CMOS design.
4. Good at script coding with PERL or Python 5. Good English communication ski
ll is required.

