時(shí)間:11/30(禮拜五) 下午14:00-16:00
地點(diǎn):科學(xué)樓902會(huì)議室
注意事項(xiàng):
1.宣講會(huì)現(xiàn)場(chǎng)會(huì)收簡(jiǎn)歷,但是還是請(qǐng)有意的同學(xué)把中英文簡(jiǎn)歷發(fā)到PDFShanghai@pdf.com,
以作備份(本周末前)。
2.請(qǐng)有意的同學(xué)準(zhǔn)備好英文面試和半導(dǎo)體的基本知識(shí),面試的時(shí)候會(huì)用到。
招聘職位:
1、數(shù)據(jù)分析工程師第 1 級(jí)(Level 1)
主要目的:為客戶顧問(wèn)小組提供準(zhǔn)確,全面和及時(shí)的標(biāo)準(zhǔn)數(shù)據(jù)分析以解決良率及技術(shù)問(wèn)題
。推動(dòng)公司在數(shù)據(jù)分析和方法論專長(zhǎng)領(lǐng)域的進(jìn)一步發(fā)展。
特殊要求:需出差美國(guó)和其它國(guó)家 PDF Solutions 分支機(jī)構(gòu)(培訓(xùn),公司會(huì)議等)
工作流程和主要職責(zé):
• 定位并準(zhǔn)備待分析數(shù)據(jù)。 (測(cè)試芯片數(shù)據(jù)來(lái)自于 PDF 的電子測(cè)試器,又稱 pdFasTest
。)
• 檢查作業(yè)傳票檔案上數(shù)據(jù)待析日期。與顧問(wèn)小組協(xié)調(diào)員協(xié)調(diào),跟蹤數(shù)據(jù)待析以開(kāi)始及時(shí)
分析。
• 定位適當(dāng)?shù)姆治鰣?bào)告模板以進(jìn)行分析。
• 與數(shù)據(jù)整合工程師協(xié)調(diào),找出并解決數(shù)據(jù)下載的問(wèn)題。
• 執(zhí)行標(biāo)準(zhǔn)分析報(bào)表。
• 監(jiān)控分析并與整合工程師協(xié)調(diào),共同解決分析運(yùn)行中的可能出現(xiàn)的任何問(wèn)題。
• 檢閱分析結(jié)果和質(zhì)量。呈遞分析結(jié)果給顧問(wèn)小組協(xié)調(diào)員及經(jīng)理。
• 與工程服務(wù)工程師一起解決在分析中遇到的有關(guān)數(shù)據(jù)方面的問(wèn)題。 上報(bào)其他分析中遇
到的問(wèn)題給高級(jí)數(shù)據(jù)分析工程師。
• 通報(bào)客戶分析進(jìn)展情況。
• 管理并按時(shí)完成一組作業(yè)。若無(wú)法于期限內(nèi)完成,上報(bào)經(jīng)理。
• 參與定期操作,質(zhì)量評(píng)估和(分)公司會(huì)議。
職位說(shuō)明:
PDF是半導(dǎo)體業(yè)的“醫(yī)生”,幫助客戶發(fā)現(xiàn)、分析并解決設(shè)計(jì)、生產(chǎn)中的疑難雜癥,主要集
中在生產(chǎn)制造良率和產(chǎn)品性能提高相關(guān)的分析研究。數(shù)據(jù)分析核心的價(jià)值就是發(fā)現(xiàn)問(wèn)題
,并對(duì)之進(jìn)行科學(xué)分析,一如醫(yī)生的診斷。提供確切、詳盡的診斷分析報(bào)告,以及相應(yīng)的
改善建議,是數(shù)據(jù)分析的職責(zé),為客戶發(fā)現(xiàn)問(wèn)題并找出解決方案,是終的目標(biāo)。判斷數(shù)
據(jù)的完整、正確性,并尋求相關(guān)部門(mén)作出相應(yīng)調(diào)整也是責(zé)任之一,一如拿到X射線報(bào)告的醫(yī)
生,首先需要判斷這份報(bào)告本身的準(zhǔn)確性。世界主要先進(jìn)半導(dǎo)體廠商如:IBM、SONY、
Charter、Toshiba等都是公司客戶,公司擁有海量實(shí)際案例以供參考研究。補(bǔ)充并橫向分
析各類案例及其解決方案也是任務(wù)之一,公司有大量先進(jìn)分析工具(設(shè)計(jì)、測(cè)試到分析等
多個(gè)領(lǐng)域),掌握如何使用這些先進(jìn)工具就像X射線、B超等對(duì)醫(yī)生一樣重要。同時(shí),公司
一直致力于不斷改善和創(chuàng)新,對(duì)于這些工具問(wèn)題的反饋、建議,這也成為數(shù)據(jù)分析工程師
的責(zé)任之一。好的診斷不僅在于發(fā)現(xiàn)問(wèn)題,更在于讓客戶接受并做出相應(yīng)改進(jìn)。同時(shí),好
的診斷檔案對(duì)于他人也是良好借鑒,把問(wèn)題和根源進(jìn)行清晰、準(zhǔn)確的描述并歸檔,也是數(shù)
據(jù)分析工程師的重要責(zé)任。領(lǐng)域知識(shí)的復(fù)雜多樣、爆炸式更新、關(guān)聯(lián)領(lǐng)域的廣泛性,快速
學(xué)習(xí)吸收新知識(shí),能根據(jù)已有知識(shí)背景和新的分析需求,提出建設(shè)性意見(jiàn)甚至創(chuàng)造新的分
析方法、工具。
職位要求:
學(xué)歷:微電子、電子工程、材料科學(xué) 、物理或相關(guān)領(lǐng)域的學(xué)士,碩士或博士。
語(yǔ)言:通過(guò)大學(xué)英語(yǔ)四、六級(jí)考試。口語(yǔ)及書(shū)面英語(yǔ)能滿足溝通工作交流及解決技術(shù)問(wèn)題
的要求。能以英語(yǔ)撰寫(xiě)報(bào)告、文件和電子郵件。能有效地用英語(yǔ)面對(duì)面或用電話溝通,流
利者更佳。
經(jīng)驗(yàn):不需經(jīng)驗(yàn),但有半導(dǎo)體產(chǎn)品或工藝數(shù)據(jù)分析經(jīng)驗(yàn)者優(yōu)先考慮。
品格與能力:
• 優(yōu)秀的顧客服務(wù)態(tài)度。注重符合顧客的需求。
• 優(yōu)秀的解決技術(shù)問(wèn)題的技能。
• 自動(dòng)自發(fā),學(xué)習(xí)快速。
• 努力不懈,主動(dòng)解決問(wèn)題。
• 團(tuán)隊(duì)精神。能與辦公室和遠(yuǎn)程同事順利合作。
• 溝通技巧。能清晰簡(jiǎn)明地解釋并溝通復(fù)雜的概念。
• 徹底而井然有序的工作風(fēng)格。
• 非常注意細(xì)節(jié)。注重準(zhǔn)確性。
• 廣泛了解電子,物理和材料科學(xué)。更佳: 了解半導(dǎo)體裝置物理學(xué),過(guò)程技術(shù),和/或 V
LSI 設(shè)計(jì)原理 (CMOS, bipolar, bi-CMOS, DRAM) 。
• 非常了解實(shí)驗(yàn)設(shè)計(jì)和工程統(tǒng)計(jì)學(xué)。更佳: 了解統(tǒng)計(jì)軟件工具 (例如 S plus, SAS, RS1
, Matlab).
• 優(yōu)秀的計(jì)算機(jī)能力 (UNIX and PC platform)。更佳: 程序語(yǔ)言能力 (例如 C / C ,
Java)
2、CV Test Chip Designer(Level 1) 設(shè)計(jì)工程師第 1 級(jí)
Job description:
• Design, generate and verify specific Characterization Vehicle® test chip
layouts to characterize clients’ manufacturing processes and quantify impact
of design on product performance and yield. Focus on short flow (BEOL, FEOL)
test chips.
• Use PDF proprietary automated layout tools including layout generators,
routers and packers to create, place and route CV test chip structures.
• Generate all collateral needed for testing, inspection, analysis, and
documentation of CV® Test Chips.
• Participate with client in detailed review of test chip including post-OPC
data review and pre mask-making reviews
• Work closely with PDF CV Analysis Methods to create an optimal design of
experiments for CV® test chips.
工作內(nèi)容:
• 設(shè)計(jì)、實(shí)現(xiàn)、驗(yàn)證CV(Characterization Vehicle®) 測(cè)試芯片的版圖, 以用于診斷客
戶生產(chǎn)制程和量化分析設(shè)計(jì)對(duì)于產(chǎn)品性能及良率的影響。前端和后端均在其內(nèi)。
• 使用PDF專有的自動(dòng)化版圖設(shè)計(jì)工具(包括版圖生成器,布局布線工具等)設(shè)計(jì)實(shí)現(xiàn)測(cè)
試芯片。
• 提取版圖參數(shù)及其它所需,用于CV芯片的測(cè)試,檢查,分析,和存檔。
• 與客戶合作參與測(cè)試芯片的詳細(xì)檢查,包括OPC之后和掩模版制造前的數(shù)據(jù)檢查。
• 與 PDF CV分析領(lǐng)域緊密合作,給出測(cè)試芯片的佳實(shí)驗(yàn)設(shè)計(jì)方案。
Required skills and experience:
• Sound understanding of semiconductor manufacturing process and transistors
• Experience with semiconductor layout methods and layout tool suites (e.g.,
Cadence, Mentor, etc).
• Working knowledge of DRC and LVS tools and deck creation and applicatoin
• Basic knowledge of Unix scripting languages (e.g., perl, CSH, SH, Tcl, etc)
• Basic knowledge of parametric test methods
• Self-motivated and highly professional including some experience with
customer interactions
• Familiarity with interpreting and using Design Rule Manuals for deep sub-
micron semiconductor processes (both foundry and IDM)
品格/能力/經(jīng)驗(yàn)要求:
• 理解半導(dǎo)體制造工藝和晶體管結(jié)構(gòu)。
• 版圖設(shè)計(jì)和相關(guān)設(shè)計(jì)工具(如Cadence, Mentor等)使用經(jīng)驗(yàn)。
• DRC和LVS相關(guān)知識(shí)和經(jīng)驗(yàn)。
• Unix腳本語(yǔ)言的基礎(chǔ)知識(shí)(如perl, CSH, SH, Tcl等)
• 參數(shù)測(cè)試方法的基礎(chǔ)知識(shí)。
• 自動(dòng)自發(fā),敬業(yè),專業(yè);如有與客戶溝通經(jīng)驗(yàn)更佳。
• 熟練地理解并使用深亞微米半導(dǎo)體工藝的設(shè)計(jì)規(guī)則手冊(cè)。
Job desirables:
• Experience with Cadence Virtuoso and/or Cadence SKILL programming language
• Experience with Mentor Graphics Calibre DRC
• Experience with any part of Design for Manufacturability including design
modification, verification, algorithms or failure analysis
• Experience using circuit modeling software (HSPICE, Spectre, etc)
• Familiarity with semiconductor reticle-making practices (mask data prep,
dummy fill algorithms, basics of OPC, mask fracturing and biasing, etc)
如有更佳:
• Cadence Virtuoso / Cadence Skill語(yǔ)言編程經(jīng)驗(yàn)
• Mentor Graphic Calibre DRC使用經(jīng)驗(yàn)
• 任何DFM有關(guān)的經(jīng)驗(yàn),包括設(shè)計(jì)修改、驗(yàn)證、算法設(shè)計(jì)或者失效分析
• 實(shí)驗(yàn)設(shè)計(jì)有關(guān)的經(jīng)驗(yàn)
• 電路仿真軟件使用經(jīng)驗(yàn)(HSPICE, Spectre等)
• 熟悉半導(dǎo)體生產(chǎn)實(shí)例(如掩模數(shù)據(jù)準(zhǔn)備,dummy fill算法, OPC基礎(chǔ)知識(shí),掩模板其他
相關(guān)經(jīng)驗(yàn)等)。
職位說(shuō)明:
作為PDF核心部門(mén)之一,如果說(shuō)PDF是半導(dǎo)體行業(yè)的“醫(yī)生”, 那么體系健全功能覆蓋廣泛
的客戶化定制測(cè)試芯片-- CV (Characterization Vehicle®)--就是醫(yī)生手中的重要工
具之一,而其設(shè)計(jì)將是整個(gè)診療過(guò)程的前沿并影響重大的環(huán)節(jié),也是實(shí)現(xiàn)項(xiàng)目目標(biāo)的關(guān)鍵
之一。在項(xiàng)目的開(kāi)始階段,即需通過(guò)與客戶的緊密合作,幫助客戶將需求進(jìn)一步清晰化
,根據(jù)不同客戶的不同需要進(jìn)行實(shí)驗(yàn)設(shè)計(jì)并定制測(cè)試芯片以幫助客戶捕獲并診斷芯片制程
中存在的問(wèn)題/尋找可改進(jìn)的空間/等等。為保證實(shí)驗(yàn)設(shè)計(jì)的有效和后續(xù)測(cè)試分析的順利進(jìn)
行,進(jìn)而幫助客戶實(shí)現(xiàn)良率和性能的顯著提升,作為設(shè)計(jì)部門(mén)的設(shè)計(jì)人員,須以零誤差為
自我要求,兼具全局觀,深刻理解項(xiàng)目需求,用嚴(yán)謹(jǐn)有序負(fù)責(zé)的工作態(tài)度貫穿始終;與此
同時(shí),設(shè)計(jì)人員將有機(jī)會(huì)不斷接觸業(yè)界先進(jìn)技術(shù)
地點(diǎn):科學(xué)樓902會(huì)議室
注意事項(xiàng):
1.宣講會(huì)現(xiàn)場(chǎng)會(huì)收簡(jiǎn)歷,但是還是請(qǐng)有意的同學(xué)把中英文簡(jiǎn)歷發(fā)到PDFShanghai@pdf.com,
以作備份(本周末前)。
2.請(qǐng)有意的同學(xué)準(zhǔn)備好英文面試和半導(dǎo)體的基本知識(shí),面試的時(shí)候會(huì)用到。
招聘職位:
1、數(shù)據(jù)分析工程師第 1 級(jí)(Level 1)
主要目的:為客戶顧問(wèn)小組提供準(zhǔn)確,全面和及時(shí)的標(biāo)準(zhǔn)數(shù)據(jù)分析以解決良率及技術(shù)問(wèn)題
。推動(dòng)公司在數(shù)據(jù)分析和方法論專長(zhǎng)領(lǐng)域的進(jìn)一步發(fā)展。
特殊要求:需出差美國(guó)和其它國(guó)家 PDF Solutions 分支機(jī)構(gòu)(培訓(xùn),公司會(huì)議等)
工作流程和主要職責(zé):
• 定位并準(zhǔn)備待分析數(shù)據(jù)。 (測(cè)試芯片數(shù)據(jù)來(lái)自于 PDF 的電子測(cè)試器,又稱 pdFasTest
。)
• 檢查作業(yè)傳票檔案上數(shù)據(jù)待析日期。與顧問(wèn)小組協(xié)調(diào)員協(xié)調(diào),跟蹤數(shù)據(jù)待析以開(kāi)始及時(shí)
分析。
• 定位適當(dāng)?shù)姆治鰣?bào)告模板以進(jìn)行分析。
• 與數(shù)據(jù)整合工程師協(xié)調(diào),找出并解決數(shù)據(jù)下載的問(wèn)題。
• 執(zhí)行標(biāo)準(zhǔn)分析報(bào)表。
• 監(jiān)控分析并與整合工程師協(xié)調(diào),共同解決分析運(yùn)行中的可能出現(xiàn)的任何問(wèn)題。
• 檢閱分析結(jié)果和質(zhì)量。呈遞分析結(jié)果給顧問(wèn)小組協(xié)調(diào)員及經(jīng)理。
• 與工程服務(wù)工程師一起解決在分析中遇到的有關(guān)數(shù)據(jù)方面的問(wèn)題。 上報(bào)其他分析中遇
到的問(wèn)題給高級(jí)數(shù)據(jù)分析工程師。
• 通報(bào)客戶分析進(jìn)展情況。
• 管理并按時(shí)完成一組作業(yè)。若無(wú)法于期限內(nèi)完成,上報(bào)經(jīng)理。
• 參與定期操作,質(zhì)量評(píng)估和(分)公司會(huì)議。
職位說(shuō)明:
PDF是半導(dǎo)體業(yè)的“醫(yī)生”,幫助客戶發(fā)現(xiàn)、分析并解決設(shè)計(jì)、生產(chǎn)中的疑難雜癥,主要集
中在生產(chǎn)制造良率和產(chǎn)品性能提高相關(guān)的分析研究。數(shù)據(jù)分析核心的價(jià)值就是發(fā)現(xiàn)問(wèn)題
,并對(duì)之進(jìn)行科學(xué)分析,一如醫(yī)生的診斷。提供確切、詳盡的診斷分析報(bào)告,以及相應(yīng)的
改善建議,是數(shù)據(jù)分析的職責(zé),為客戶發(fā)現(xiàn)問(wèn)題并找出解決方案,是終的目標(biāo)。判斷數(shù)
據(jù)的完整、正確性,并尋求相關(guān)部門(mén)作出相應(yīng)調(diào)整也是責(zé)任之一,一如拿到X射線報(bào)告的醫(yī)
生,首先需要判斷這份報(bào)告本身的準(zhǔn)確性。世界主要先進(jìn)半導(dǎo)體廠商如:IBM、SONY、
Charter、Toshiba等都是公司客戶,公司擁有海量實(shí)際案例以供參考研究。補(bǔ)充并橫向分
析各類案例及其解決方案也是任務(wù)之一,公司有大量先進(jìn)分析工具(設(shè)計(jì)、測(cè)試到分析等
多個(gè)領(lǐng)域),掌握如何使用這些先進(jìn)工具就像X射線、B超等對(duì)醫(yī)生一樣重要。同時(shí),公司
一直致力于不斷改善和創(chuàng)新,對(duì)于這些工具問(wèn)題的反饋、建議,這也成為數(shù)據(jù)分析工程師
的責(zé)任之一。好的診斷不僅在于發(fā)現(xiàn)問(wèn)題,更在于讓客戶接受并做出相應(yīng)改進(jìn)。同時(shí),好
的診斷檔案對(duì)于他人也是良好借鑒,把問(wèn)題和根源進(jìn)行清晰、準(zhǔn)確的描述并歸檔,也是數(shù)
據(jù)分析工程師的重要責(zé)任。領(lǐng)域知識(shí)的復(fù)雜多樣、爆炸式更新、關(guān)聯(lián)領(lǐng)域的廣泛性,快速
學(xué)習(xí)吸收新知識(shí),能根據(jù)已有知識(shí)背景和新的分析需求,提出建設(shè)性意見(jiàn)甚至創(chuàng)造新的分
析方法、工具。
職位要求:
學(xué)歷:微電子、電子工程、材料科學(xué) 、物理或相關(guān)領(lǐng)域的學(xué)士,碩士或博士。
語(yǔ)言:通過(guò)大學(xué)英語(yǔ)四、六級(jí)考試。口語(yǔ)及書(shū)面英語(yǔ)能滿足溝通工作交流及解決技術(shù)問(wèn)題
的要求。能以英語(yǔ)撰寫(xiě)報(bào)告、文件和電子郵件。能有效地用英語(yǔ)面對(duì)面或用電話溝通,流
利者更佳。
經(jīng)驗(yàn):不需經(jīng)驗(yàn),但有半導(dǎo)體產(chǎn)品或工藝數(shù)據(jù)分析經(jīng)驗(yàn)者優(yōu)先考慮。
品格與能力:
• 優(yōu)秀的顧客服務(wù)態(tài)度。注重符合顧客的需求。
• 優(yōu)秀的解決技術(shù)問(wèn)題的技能。
• 自動(dòng)自發(fā),學(xué)習(xí)快速。
• 努力不懈,主動(dòng)解決問(wèn)題。
• 團(tuán)隊(duì)精神。能與辦公室和遠(yuǎn)程同事順利合作。
• 溝通技巧。能清晰簡(jiǎn)明地解釋并溝通復(fù)雜的概念。
• 徹底而井然有序的工作風(fēng)格。
• 非常注意細(xì)節(jié)。注重準(zhǔn)確性。
• 廣泛了解電子,物理和材料科學(xué)。更佳: 了解半導(dǎo)體裝置物理學(xué),過(guò)程技術(shù),和/或 V
LSI 設(shè)計(jì)原理 (CMOS, bipolar, bi-CMOS, DRAM) 。
• 非常了解實(shí)驗(yàn)設(shè)計(jì)和工程統(tǒng)計(jì)學(xué)。更佳: 了解統(tǒng)計(jì)軟件工具 (例如 S plus, SAS, RS1
, Matlab).
• 優(yōu)秀的計(jì)算機(jī)能力 (UNIX and PC platform)。更佳: 程序語(yǔ)言能力 (例如 C / C ,
Java)
2、CV Test Chip Designer(Level 1) 設(shè)計(jì)工程師第 1 級(jí)
Job description:
• Design, generate and verify specific Characterization Vehicle® test chip
layouts to characterize clients’ manufacturing processes and quantify impact
of design on product performance and yield. Focus on short flow (BEOL, FEOL)
test chips.
• Use PDF proprietary automated layout tools including layout generators,
routers and packers to create, place and route CV test chip structures.
• Generate all collateral needed for testing, inspection, analysis, and
documentation of CV® Test Chips.
• Participate with client in detailed review of test chip including post-OPC
data review and pre mask-making reviews
• Work closely with PDF CV Analysis Methods to create an optimal design of
experiments for CV® test chips.
工作內(nèi)容:
• 設(shè)計(jì)、實(shí)現(xiàn)、驗(yàn)證CV(Characterization Vehicle®) 測(cè)試芯片的版圖, 以用于診斷客
戶生產(chǎn)制程和量化分析設(shè)計(jì)對(duì)于產(chǎn)品性能及良率的影響。前端和后端均在其內(nèi)。
• 使用PDF專有的自動(dòng)化版圖設(shè)計(jì)工具(包括版圖生成器,布局布線工具等)設(shè)計(jì)實(shí)現(xiàn)測(cè)
試芯片。
• 提取版圖參數(shù)及其它所需,用于CV芯片的測(cè)試,檢查,分析,和存檔。
• 與客戶合作參與測(cè)試芯片的詳細(xì)檢查,包括OPC之后和掩模版制造前的數(shù)據(jù)檢查。
• 與 PDF CV分析領(lǐng)域緊密合作,給出測(cè)試芯片的佳實(shí)驗(yàn)設(shè)計(jì)方案。
Required skills and experience:
• Sound understanding of semiconductor manufacturing process and transistors
• Experience with semiconductor layout methods and layout tool suites (e.g.,
Cadence, Mentor, etc).
• Working knowledge of DRC and LVS tools and deck creation and applicatoin
• Basic knowledge of Unix scripting languages (e.g., perl, CSH, SH, Tcl, etc)
• Basic knowledge of parametric test methods
• Self-motivated and highly professional including some experience with
customer interactions
• Familiarity with interpreting and using Design Rule Manuals for deep sub-
micron semiconductor processes (both foundry and IDM)
品格/能力/經(jīng)驗(yàn)要求:
• 理解半導(dǎo)體制造工藝和晶體管結(jié)構(gòu)。
• 版圖設(shè)計(jì)和相關(guān)設(shè)計(jì)工具(如Cadence, Mentor等)使用經(jīng)驗(yàn)。
• DRC和LVS相關(guān)知識(shí)和經(jīng)驗(yàn)。
• Unix腳本語(yǔ)言的基礎(chǔ)知識(shí)(如perl, CSH, SH, Tcl等)
• 參數(shù)測(cè)試方法的基礎(chǔ)知識(shí)。
• 自動(dòng)自發(fā),敬業(yè),專業(yè);如有與客戶溝通經(jīng)驗(yàn)更佳。
• 熟練地理解并使用深亞微米半導(dǎo)體工藝的設(shè)計(jì)規(guī)則手冊(cè)。
Job desirables:
• Experience with Cadence Virtuoso and/or Cadence SKILL programming language
• Experience with Mentor Graphics Calibre DRC
• Experience with any part of Design for Manufacturability including design
modification, verification, algorithms or failure analysis
• Experience using circuit modeling software (HSPICE, Spectre, etc)
• Familiarity with semiconductor reticle-making practices (mask data prep,
dummy fill algorithms, basics of OPC, mask fracturing and biasing, etc)
如有更佳:
• Cadence Virtuoso / Cadence Skill語(yǔ)言編程經(jīng)驗(yàn)
• Mentor Graphic Calibre DRC使用經(jīng)驗(yàn)
• 任何DFM有關(guān)的經(jīng)驗(yàn),包括設(shè)計(jì)修改、驗(yàn)證、算法設(shè)計(jì)或者失效分析
• 實(shí)驗(yàn)設(shè)計(jì)有關(guān)的經(jīng)驗(yàn)
• 電路仿真軟件使用經(jīng)驗(yàn)(HSPICE, Spectre等)
• 熟悉半導(dǎo)體生產(chǎn)實(shí)例(如掩模數(shù)據(jù)準(zhǔn)備,dummy fill算法, OPC基礎(chǔ)知識(shí),掩模板其他
相關(guān)經(jīng)驗(yàn)等)。
職位說(shuō)明:
作為PDF核心部門(mén)之一,如果說(shuō)PDF是半導(dǎo)體行業(yè)的“醫(yī)生”, 那么體系健全功能覆蓋廣泛
的客戶化定制測(cè)試芯片-- CV (Characterization Vehicle®)--就是醫(yī)生手中的重要工
具之一,而其設(shè)計(jì)將是整個(gè)診療過(guò)程的前沿并影響重大的環(huán)節(jié),也是實(shí)現(xiàn)項(xiàng)目目標(biāo)的關(guān)鍵
之一。在項(xiàng)目的開(kāi)始階段,即需通過(guò)與客戶的緊密合作,幫助客戶將需求進(jìn)一步清晰化
,根據(jù)不同客戶的不同需要進(jìn)行實(shí)驗(yàn)設(shè)計(jì)并定制測(cè)試芯片以幫助客戶捕獲并診斷芯片制程
中存在的問(wèn)題/尋找可改進(jìn)的空間/等等。為保證實(shí)驗(yàn)設(shè)計(jì)的有效和后續(xù)測(cè)試分析的順利進(jìn)
行,進(jìn)而幫助客戶實(shí)現(xiàn)良率和性能的顯著提升,作為設(shè)計(jì)部門(mén)的設(shè)計(jì)人員,須以零誤差為
自我要求,兼具全局觀,深刻理解項(xiàng)目需求,用嚴(yán)謹(jǐn)有序負(fù)責(zé)的工作態(tài)度貫穿始終;與此
同時(shí),設(shè)計(jì)人員將有機(jī)會(huì)不斷接觸業(yè)界先進(jìn)技術(shù)