普迪飛2013校園招聘

字號:

時間:11/30(禮拜五) 下午14:00-16:00
    地點:科學(xué)樓902會議室
    注意事項:
    1.宣講會現(xiàn)場會收簡歷,但是還是請有意的同學(xué)把中英文簡歷發(fā)到PDFShanghai@pdf.com,
    以作備份(本周末前)。
    2.請有意的同學(xué)準(zhǔn)備好英文面試和半導(dǎo)體的基本知識,面試的時候會用到。
    招聘職位:
    1、數(shù)據(jù)分析工程師第 1 級(Level 1)
    主要目的:為客戶顧問小組提供準(zhǔn)確,全面和及時的標(biāo)準(zhǔn)數(shù)據(jù)分析以解決良率及技術(shù)問題
    。推動公司在數(shù)據(jù)分析和方法論專長領(lǐng)域的進一步發(fā)展。
    特殊要求:需出差美國和其它國家 PDF Solutions 分支機構(gòu)(培訓(xùn),公司會議等)
    工作流程和主要職責(zé):
    • 定位并準(zhǔn)備待分析數(shù)據(jù)。 (測試芯片數(shù)據(jù)來自于 PDF 的電子測試器,又稱 pdFasTest
    。)
    • 檢查作業(yè)傳票檔案上數(shù)據(jù)待析日期。與顧問小組協(xié)調(diào)員協(xié)調(diào),跟蹤數(shù)據(jù)待析以開始及時
    分析。
    • 定位適當(dāng)?shù)姆治鰣蟾婺0逡赃M行分析。
    • 與數(shù)據(jù)整合工程師協(xié)調(diào),找出并解決數(shù)據(jù)下載的問題。
    • 執(zhí)行標(biāo)準(zhǔn)分析報表。
    • 監(jiān)控分析并與整合工程師協(xié)調(diào),共同解決分析運行中的可能出現(xiàn)的任何問題。
    • 檢閱分析結(jié)果和質(zhì)量。呈遞分析結(jié)果給顧問小組協(xié)調(diào)員及經(jīng)理。
    • 與工程服務(wù)工程師一起解決在分析中遇到的有關(guān)數(shù)據(jù)方面的問題。 上報其他分析中遇
    到的問題給高級數(shù)據(jù)分析工程師。
    • 通報客戶分析進展情況。
    • 管理并按時完成一組作業(yè)。若無法于期限內(nèi)完成,上報經(jīng)理。
    • 參與定期操作,質(zhì)量評估和(分)公司會議。
    職位說明:
    PDF是半導(dǎo)體業(yè)的“醫(yī)生”,幫助客戶發(fā)現(xiàn)、分析并解決設(shè)計、生產(chǎn)中的疑難雜癥,主要集
    中在生產(chǎn)制造良率和產(chǎn)品性能提高相關(guān)的分析研究。數(shù)據(jù)分析核心的價值就是發(fā)現(xiàn)問題
    ,并對之進行科學(xué)分析,一如醫(yī)生的診斷。提供確切、詳盡的診斷分析報告,以及相應(yīng)的
    改善建議,是數(shù)據(jù)分析的職責(zé),為客戶發(fā)現(xiàn)問題并找出解決方案,是終的目標(biāo)。判斷數(shù)
    據(jù)的完整、正確性,并尋求相關(guān)部門作出相應(yīng)調(diào)整也是責(zé)任之一,一如拿到X射線報告的醫(yī)
    生,首先需要判斷這份報告本身的準(zhǔn)確性。世界主要先進半導(dǎo)體廠商如:IBM、SONY、
    Charter、Toshiba等都是公司客戶,公司擁有海量實際案例以供參考研究。補充并橫向分
    析各類案例及其解決方案也是任務(wù)之一,公司有大量先進分析工具(設(shè)計、測試到分析等
    多個領(lǐng)域),掌握如何使用這些先進工具就像X射線、B超等對醫(yī)生一樣重要。同時,公司
    一直致力于不斷改善和創(chuàng)新,對于這些工具問題的反饋、建議,這也成為數(shù)據(jù)分析工程師
    的責(zé)任之一。好的診斷不僅在于發(fā)現(xiàn)問題,更在于讓客戶接受并做出相應(yīng)改進。同時,好
    的診斷檔案對于他人也是良好借鑒,把問題和根源進行清晰、準(zhǔn)確的描述并歸檔,也是數(shù)
    據(jù)分析工程師的重要責(zé)任。領(lǐng)域知識的復(fù)雜多樣、爆炸式更新、關(guān)聯(lián)領(lǐng)域的廣泛性,快速
    學(xué)習(xí)吸收新知識,能根據(jù)已有知識背景和新的分析需求,提出建設(shè)性意見甚至創(chuàng)造新的分
    析方法、工具。
    職位要求:
    學(xué)歷:微電子、電子工程、材料科學(xué) 、物理或相關(guān)領(lǐng)域的學(xué)士,碩士或博士。
    語言:通過大學(xué)英語四、六級考試??谡Z及書面英語能滿足溝通工作交流及解決技術(shù)問題
    的要求。能以英語撰寫報告、文件和電子郵件。能有效地用英語面對面或用電話溝通,流
    利者更佳。
    經(jīng)驗:不需經(jīng)驗,但有半導(dǎo)體產(chǎn)品或工藝數(shù)據(jù)分析經(jīng)驗者優(yōu)先考慮。
    品格與能力:
    • 優(yōu)秀的顧客服務(wù)態(tài)度。注重符合顧客的需求。
    • 優(yōu)秀的解決技術(shù)問題的技能。
    • 自動自發(fā),學(xué)習(xí)快速。
    • 努力不懈,主動解決問題。
    • 團隊精神。能與辦公室和遠程同事順利合作。
    • 溝通技巧。能清晰簡明地解釋并溝通復(fù)雜的概念。
    • 徹底而井然有序的工作風(fēng)格。
    • 非常注意細節(jié)。注重準(zhǔn)確性。
    • 廣泛了解電子,物理和材料科學(xué)。更佳: 了解半導(dǎo)體裝置物理學(xué),過程技術(shù),和/或 V
    LSI 設(shè)計原理 (CMOS, bipolar, bi-CMOS, DRAM) 。
    • 非常了解實驗設(shè)計和工程統(tǒng)計學(xué)。更佳: 了解統(tǒng)計軟件工具 (例如 S plus, SAS, RS1
    , Matlab).
    • 優(yōu)秀的計算機能力 (UNIX and PC platform)。更佳: 程序語言能力 (例如 C / C ,
    Java)
    2、CV Test Chip Designer(Level 1) 設(shè)計工程師第 1 級
    Job description:
    • Design, generate and verify specific Characterization Vehicle® test chip
    layouts to characterize clients’ manufacturing processes and quantify impact
    of design on product performance and yield. Focus on short flow (BEOL, FEOL)
    test chips.
    • Use PDF proprietary automated layout tools including layout generators,
    routers and packers to create, place and route CV test chip structures.
    • Generate all collateral needed for testing, inspection, analysis, and
    documentation of CV® Test Chips.
    • Participate with client in detailed review of test chip including post-OPC
    data review and pre mask-making reviews
    • Work closely with PDF CV Analysis Methods to create an optimal design of
    experiments for CV® test chips.
    工作內(nèi)容:
    • 設(shè)計、實現(xiàn)、驗證CV(Characterization Vehicle®) 測試芯片的版圖, 以用于診斷客
    戶生產(chǎn)制程和量化分析設(shè)計對于產(chǎn)品性能及良率的影響。前端和后端均在其內(nèi)。
    • 使用PDF專有的自動化版圖設(shè)計工具(包括版圖生成器,布局布線工具等)設(shè)計實現(xiàn)測
    試芯片。
    • 提取版圖參數(shù)及其它所需,用于CV芯片的測試,檢查,分析,和存檔。
    • 與客戶合作參與測試芯片的詳細檢查,包括OPC之后和掩模版制造前的數(shù)據(jù)檢查。
    • 與 PDF CV分析領(lǐng)域緊密合作,給出測試芯片的佳實驗設(shè)計方案。
    Required skills and experience:
    • Sound understanding of semiconductor manufacturing process and transistors
    • Experience with semiconductor layout methods and layout tool suites (e.g.,
    Cadence, Mentor, etc).
    • Working knowledge of DRC and LVS tools and deck creation and applicatoin
    • Basic knowledge of Unix scripting languages (e.g., perl, CSH, SH, Tcl, etc)
    • Basic knowledge of parametric test methods
    • Self-motivated and highly professional including some experience with
    customer interactions
    • Familiarity with interpreting and using Design Rule Manuals for deep sub-
    micron semiconductor processes (both foundry and IDM)
    品格/能力/經(jīng)驗要求:
    • 理解半導(dǎo)體制造工藝和晶體管結(jié)構(gòu)。
    • 版圖設(shè)計和相關(guān)設(shè)計工具(如Cadence, Mentor等)使用經(jīng)驗。
    • DRC和LVS相關(guān)知識和經(jīng)驗。
    • Unix腳本語言的基礎(chǔ)知識(如perl, CSH, SH, Tcl等)
    • 參數(shù)測試方法的基礎(chǔ)知識。
    • 自動自發(fā),敬業(yè),專業(yè);如有與客戶溝通經(jīng)驗更佳。
    • 熟練地理解并使用深亞微米半導(dǎo)體工藝的設(shè)計規(guī)則手冊。
    Job desirables:
    • Experience with Cadence Virtuoso and/or Cadence SKILL programming language
    • Experience with Mentor Graphics Calibre DRC
    • Experience with any part of Design for Manufacturability including design
    modification, verification, algorithms or failure analysis
    • Experience using circuit modeling software (HSPICE, Spectre, etc)
    • Familiarity with semiconductor reticle-making practices (mask data prep,
    dummy fill algorithms, basics of OPC, mask fracturing and biasing, etc)
    如有更佳:
    • Cadence Virtuoso / Cadence Skill語言編程經(jīng)驗
    • Mentor Graphic Calibre DRC使用經(jīng)驗
    • 任何DFM有關(guān)的經(jīng)驗,包括設(shè)計修改、驗證、算法設(shè)計或者失效分析
    • 實驗設(shè)計有關(guān)的經(jīng)驗
    • 電路仿真軟件使用經(jīng)驗(HSPICE, Spectre等)
    • 熟悉半導(dǎo)體生產(chǎn)實例(如掩模數(shù)據(jù)準(zhǔn)備,dummy fill算法, OPC基礎(chǔ)知識,掩模板其他
    相關(guān)經(jīng)驗等)。
    職位說明:
    作為PDF核心部門之一,如果說PDF是半導(dǎo)體行業(yè)的“醫(yī)生”, 那么體系健全功能覆蓋廣泛
    的客戶化定制測試芯片-- CV (Characterization Vehicle®)--就是醫(yī)生手中的重要工
    具之一,而其設(shè)計將是整個診療過程的前沿并影響重大的環(huán)節(jié),也是實現(xiàn)項目目標(biāo)的關(guān)鍵
    之一。在項目的開始階段,即需通過與客戶的緊密合作,幫助客戶將需求進一步清晰化
    ,根據(jù)不同客戶的不同需要進行實驗設(shè)計并定制測試芯片以幫助客戶捕獲并診斷芯片制程
    中存在的問題/尋找可改進的空間/等等。為保證實驗設(shè)計的有效和后續(xù)測試分析的順利進
    行,進而幫助客戶實現(xiàn)良率和性能的顯著提升,作為設(shè)計部門的設(shè)計人員,須以零誤差為
    自我要求,兼具全局觀,深刻理解項目需求,用嚴(yán)謹有序負責(zé)的工作態(tài)度貫穿始終;與此
    同時,設(shè)計人員將有機會不斷接觸業(yè)界先進技術(shù)